LCMXO2-2000HC-4BG256C FPGA - फिल्ड प्रोग्रामेबल गेट एरे 2112 LUTs 207 IO 3.3V 4 Spd
♠ उत्पादन विवरण
उत्पादन विशेषता | विशेषता मान |
निर्माता: | जाली |
उत्पादन कोटि: | FPGA - फिल्ड प्रोग्रामेबल गेट एरे |
RoHS: | विवरणहरू |
शृङ्खला: | LCMXO2 |
तर्क तत्वहरूको संख्या: | 2112 LE |
I/Os को संख्या: | 206 I/O |
आपूर्ति भोल्टेज - न्यूनतम: | 2.375 V |
आपूर्ति भोल्टेज - अधिकतम: | ३.६ V |
न्यूनतम परिचालन तापमान: | ० सी |
अधिकतम परिचालन तापमान: | + ८५ से |
डाटा दर: | - |
ट्रान्ससिभरको संख्या: | - |
माउन्टिङ शैली: | SMD/SMT |
प्याकेज / केस: | CABGA-256 |
प्याकेजिङ: | ट्रे |
ब्रान्ड: | जाली |
वितरित RAM: | 16 kbit |
इम्बेडेड ब्लक RAM - EBR: | 74 kbit |
अधिकतम परिचालन आवृत्ति: | २६९ मेगाहर्ट्ज |
नमी संवेदनशील: | हो |
तर्क एरे ब्लकहरूको संख्या - LABs: | 264 LAB |
सञ्चालन आपूर्ति वर्तमान: | 4.8 mA |
सञ्चालन आपूर्ति भोल्टेज: | 2.5 V/3.3 V |
उत्पादन प्रकार: | FPGA - फिल्ड प्रोग्रामेबल गेट एरे |
कारखाना प्याक मात्रा: | ११९ |
उपश्रेणी: | प्रोग्रामयोग्य तर्क ICs |
कुल मेमोरी: | 170 kbit |
व्यापार नाम: | MachXO2 |
एकाइ वजन: | ०.४२९३१९ औंस |
1. लचिलो तर्क वास्तुकला
• 256 देखि 6864 LUT4s र 18 देखि 334 I/Os भएका छ वटा उपकरणहरू अल्ट्रा कम पावर यन्त्रहरू
• उन्नत ६५ एनएम कम पावर प्रक्रिया
• 22 µW स्ट्यान्डबाइ पावर जति कम
• प्रोग्रामेबल कम स्विङ भिन्नता I/Os
• स्ट्यान्ड-बाय मोड र अन्य पावर बचत विकल्पहरू 2. इम्बेडेड र डिस्ट्रिब्युटेड मेमोरी
• 240 kbits सम्म sysMEM™ इम्बेडेड ब्लक RAM
• 54 kbits सम्म वितरित RAM
• समर्पित FIFO नियन्त्रण तर्क
3. अन-चिप प्रयोगकर्ता फ्ल्यास मेमोरी
• प्रयोगकर्ताको फ्ल्यास मेमोरीको २५६ kbits सम्म
• 100,000 लेखन चक्र
• WISHBONE, SPI, I2 C र JTAG इन्टरफेसहरू मार्फत पहुँचयोग्य
• सफ्ट प्रोसेसर PROM वा फ्ल्यास मेमोरीको रूपमा प्रयोग गर्न सकिन्छ
4. पूर्व-इन्जिनियर गरिएको स्रोत सिंक्रोनस I/O
• DDR I/O कक्षहरूमा दर्ता हुन्छ
• समर्पित गियरिङ तर्क
• ७:१ डिस्प्ले I/Os को लागि गियरिङ
• जेनेरिक DDR, DDRX2, DDRX4
• DQS समर्थनको साथ समर्पित DDR/DDR2/LPDDR मेमोरी
5. उच्च प्रदर्शन, लचिलो I/O बफर
• प्रोग्रामेबल sysIO™ बफरले इन्टरफेसहरूको विस्तृत दायरालाई समर्थन गर्दछ:
- LVCMOS 3.3/2.5/1.8/1.5/1.2
- LVTTL
- PCI
- LVDS, बस-LVDS, MLVDS, RSDS, LVPECL
- SSTL 25/18
- HSTL 18
- Schmitt ट्रिगर इनपुट, 0.5 V हिस्टेरेसिस सम्म
• I/Os ले तातो सकेटिंग समर्थन गर्दछ
• अन-चिप भिन्नता समाप्ति
• प्रोग्रामेबल पुल-अप वा पुल-डाउन मोड
6. लचिलो अन-चिप घडी
• आठ प्राथमिक घडीहरू
• उच्च-गति I/O इन्टरफेसहरूको लागि दुई किनारा घडीहरू (माथि र तल्लो छेउ मात्र)
• फ्र्याक्शनल-एन फ्रिक्वेन्सी संश्लेषणको साथ प्रति यन्त्रमा दुई एनालग PLL हरू
- फराकिलो इनपुट फ्रिक्वेन्सी दायरा (7 MHz देखि 400 MHz)
7. गैर-अस्थिर, असीम पुन: कन्फिगर योग्य
• तत्काल-अन
- माइक्रोसेकेन्डमा पावर अप
• एकल-चिप, सुरक्षित समाधान
• JTAG, SPI वा I2 C मार्फत प्रोग्रामेबल
• गैर-भोलाको पृष्ठभूमि प्रोग्रामिङलाई समर्थन गर्दछ
8. टाइल मेमोरी
• बाह्य SPI मेमोरीको साथ वैकल्पिक डुअल बुट
9. TransFR™ पुन: कन्फिगरेसन
• प्रणाली सञ्चालन हुँदा इन-फिल्ड तर्क अद्यावधिक
10. परिष्कृत प्रणाली स्तर समर्थन
• अन-चिप कठोर कार्यहरू: SPI, I2 C, टाइमर/काउन्टर
• 5.5% सटीकताको साथ अन-चिप ओसिलेटर
• प्रणाली ट्र्याकिङको लागि अद्वितीय TraceID
• एक पटक प्रोग्रामेबल (OTP) मोड
• विस्तारित अपरेटिङ दायराको साथ एकल बिजुली आपूर्ति
• IEEE मानक 1149.1 बाउन्ड्री स्क्यान
• IEEE 1532 अनुरूप इन-सिस्टम प्रोग्रामिङ
11. प्याकेज विकल्पहरूको विस्तृत दायरा
• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN प्याकेज विकल्पहरू
• सानो फुटप्रिन्ट प्याकेज विकल्पहरू
- 2.5 मिमी x 2.5 मिमी जति सानो
• घनत्व माइग्रेसन समर्थित
• उन्नत हलोजन-रहित प्याकेजिङ